Résumé :
À mesure que la technologie des semi-conducteurs progresse, la nécessité de surmonter les limitations de la réduction des tailles de dispositifs est considérée comme primordiale. Bien que la loi de Moore ait guidé cette évolution au cours des cinq dernières décennies, les contraintes des composants actifs sont désormais évidentes à mesure que les processus de fabrication approchent de l’échelle atomique. L’approche « More Than Moore » a émergé pour y remédier, mettant l’accent sur l’intégration et la miniaturisation de puces hétérogènes afin de permettre l’empilement de diverses fonctionnalités système. Cependant, l’intégration de composants passifs pose des défis significatifs en raison de leur production par des processus disparates. Pour relever ce défi, Murata Integrated Passive Solutions a inventé la technologie du Substrat de Connexion Intégré Passif (PICS), facilitant l’intégration de composants passifs à base de silicium dans des structures 3D. La dernière itération, PICS5, utilise un gabarit en oxyde d’aluminium anodique et un dépôt de couche empilée Métal-Isolant-Métal par dépôt de couches atomiques. Cette thèse a contribué à l’affinement continu de la technologie PICS5 en améliorant les propriétés des condensateurs 3D et en explorant le potentiel des matériaux diélectriques à haute permittivité (Nb2O5). Cette recherche visait à optimiser les performances des composants et à anticiper les futurs défis de l’innovation en semi-conducteurs en clarifiant les subtilités des processus de dépôt de films minces et des conditions des équipements ALD.
Mots-clés : Atomic Layer Deposition, Déposition de couches atomiques, Condensateur Métal-Isolant-Métal, Matériau diélectrique à haute permittivité, Capacité Métal Isolant Métal, Capacité 3D, TiN, Al2O3, Nb2O5, SiO2.
Optimizing of metal-insulator-metal capacitors performances by atomic layer deposition: advancing production efficiency and throughput
Abstract:
As semiconductor technology progresses, the need to overcome the limitations of shrinking device sizes is considered paramount. While Moore’s law has guided this evolution over the past five decades, the constraints of the active components are now obvious as manufacturing processes approach the atomic scale. More Than Moore’s approach has emerged to address this, emphasizing the integration and miniaturization of heterogeneous chips to enable the stacking of diverse system functionalities. However, integrating passive components poses significant challenges due to their production via disparate processes. Addressing this challenge, Murata Integrated Passive Solutions invented the Passive Integrated Connecting Substrate (PICS) technology, facilitating the integration of silicon-based passive components into 3D structures. The latest iteration, PICS5, leverages an anodic aluminum oxide template and Metal-Insulator-Metal stack deposition via atomic layer deposition. This thesis contributed to the ongoing refinement of PICS5 technology by enhancing the properties of 3D capacitors and exploring the potential of high-k dielectric materials (Nb2O5). This research aimed to optimize component performance and anticipate future challenges in semiconductor innovation by clarifying the nuances of thin film deposition processes and ALD equipment conditions.
Keywords: Atomic Layer Deposition, Métal-Isolant-Métal capacitor, High permittivity dielectric material, Metal capacitor, Metal insulator, 3D capacitor, TiN, Al2O3, Nb2O5, SiO2.
Contact : Julien Cardin (CIMAP/NIMPH).
CIMAP/NIMPH